Hvordan bruke Klikk Input i Xilinx

Xilinx refererer både til selskapet og maskinvare og programvare enheter som er laget av selskapet. Xilinx gjør FPGA (FPGA) brikker som kan brukes for en rekke behov. Klokkeinngangene er vanlige programmerings strukturer som gir en jevn puls til en maskinvare eller programvaresystem, slik som de som brukes i en trafikk stopp-lys. Det er uendelige måter å bruke en klokkeinngang med FPGA chips, men nøkkelen er å definere porten slik at den kan brukes i kretsen og program design.

Bruksanvisning

1 Merk klokken innspill i programmet med en gjenkjennelig identifikator, for eksempel "CLK" eller "C" Dette skiller det danne andre innganger eller variabler.

2 Definer klokkeinngangen som en bestemt "PORT" med koden som følger:
"ENHET eksempel er

PORT
(
CLK : IN std_logic
);

END Eksempel; "
Dette forteller FGPA chip som "CLK" er en logisk port.

3 Tildele "CLK" logisk port til et fysisk sted på FGPA enheten. Bruk diagrammet av Xilinx FGPA du bruker for å finne portnummeret til klokkeinngangen. Følgende kode er et eksempel oppgave:
"NET" CLK "LOC =" P25 ";"
Dette tildeler plassering port (LOC) 25 til "CLK".